# ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ АВТОНОМНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ «НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ УНИВЕРСИТЕТ «ВЫСШАЯ ШКОЛА ЭКОНОМИКИ»

Московский институт электроники и математики им. А. Н. Тихонова

# ДОМАШНЯЯ РАБОТА

на тему

«Проектирование многоразрядного десятичного сумматора комбинационного типа»

Студент: Пыжов Илья Игоревич

Группа: БИВ225

Вариант: 16

Дата сдачи: 6.05.2024

Преподаватель: Бирюков Игорь Иванович

#### Исходные данные для проектирования

- Количество десятичных разрядов: 3;
- Двоично-десятичный код, в котором находятся числа Система логических элементов: 8421+3;
- Система логических элементов: И-НЕ;
- Критерий оптимальности элементов для проектирования логических схем: минимальная задержка в проектируемых схемах;
- Тип триггера для проектирования схемы управления: двухтактный синхронный ЈК-триггер;
- Временные параметры синхронизирующей серии импульсов логических элементов: длительность импульса 2 нс, скважность 1.

# Разработка алгоритма выполнения арифметических операций сложения и вычитания многоразрядных чисел в заданном двоично-десятичном коде

Таблица соответствия для кода 8421+3

| T.C.   |      |        |        | •      | · ·    | ля кода |        | _      | 0      | 0      |
|--------|------|--------|--------|--------|--------|---------|--------|--------|--------|--------|
| Код    | 0    | 1      | 2      | 3      | 4      | 5       | 6      | 7      | 8      | 9      |
| 8421+3 | 0011 | 0100   | 0101   | 0110   | 0111   | 1000    | 1001   | 1010   | 1011   | 1100   |
|        |      |        |        |        |        |         |        |        |        |        |
| 0      | 1101 | 1101   | 1101   | 1101   | 1101   | 1101    | 1101   | 1101   | 1101   | 1101   |
| 0011   | 0110 | 0111   | 1000   | 1001   | 1010   | 1011    | 1100   | 1101   | 1110   | 1111   |
| 0011   | 0011 | 0100   | 0101   | 0110   | 0111   | 1000    | 1001   | 1010   | 1011   | 1100   |
|        |      |        |        |        |        |         |        |        |        |        |
| 1      | 1101 | 1101   | 1101   | 1101   | 1101   | 1101    | 1101   | 1101   | 1101   | 0011   |
| 0100   | 0111 | 1000   | 1001   | 1010   | 1011   | 1100    | 1101   | 1110   | 1111   | 1.0000 |
|        | 0100 | 0101   | 0110   | 0111   | 1000   | 1001    | 1010   | 1011   | 1100   | 1.0011 |
| 2      | 1101 | 1101   | 1101   | 1101   | 1101   | 1101    | 1101   | 1101   | 0011   | 0011   |
| 0101   | 1000 | 1001   | 1010   | 1011   | 1100   | 1101    | 1110   | 1111   | 1.0000 | 1.0001 |
| 0.202  | 0101 | 0110   | 0111   | 1000   | 1001   | 1010    | 1011   | 1100   | 1.0011 | 1.0100 |
|        |      |        |        |        |        |         |        |        |        |        |
| 3      | 1101 | 1101   | 1101   | 1101   | 1101   | 1101    | 1101   | 0011   | 0011   | 0011   |
| 0110   | 1001 | 1010   | 1011   | 1100   | 1101   | 1110    | 1111   | 1.0000 | 1.0001 | 1.0010 |
|        | 0110 | 0111   | 1000   | 1001   | 1010   | 1011    | 1100   | 1.0011 | 1.0100 | 1.0101 |
| 4      | 1101 | 1101   | 1101   | 1101   | 1101   | 1101    | 0011   | 0011   | 0011   | 0011   |
| 0111   | 1010 | 1011   | 1100   | 1101   | 1110   | 1111    | 1.0000 | 1.0001 | 1.0010 | 1.0011 |
|        | 0111 | 1000   | 1001   | 1010   | 1011   | 1100    | 1.0011 | 1.0100 | 1.0101 | 1.0110 |
| 5      | 1101 | 1101   | 1101   | 1101   | 1101   | 0011    | 0011   | 0011   | 0011   | 0011   |
| 1000   | 1011 | 1100   | 1101   | 1110   | 1111   | 1.0000  | 1.0001 | 1.0010 | 1.0011 | 1.0100 |
|        | 1000 | 1001   | 1010   | 1011   | 1100   | 1.0011  | 1.0100 | 1.0101 | 1.0110 | 1.0111 |
| 6      | 1101 | 1101   | 1101   | 1101   | 0011   | 0011    | 0011   | 0011   | 0011   | 0011   |
| 1001   | 1101 | 1101   | 11101  | 1111   | 1.0000 | 1.0001  | 1.0010 | 1.0011 | 1.0100 | 1.0101 |
| 1001   | 1001 | 1010   | 1011   | 1111   | 1.0000 | 1.0100  | 1.0010 | 1.0011 | 1.0100 | 1.1000 |
|        | 1001 | 1010   | 1011   | 1100   | 1.0011 | 1.0100  | 1.0101 | 1.0110 | 1.0111 | 1.1000 |
| 7      | 1101 | 1101   | 1101   | 0011   | 0011   | 0011    | 0011   | 0011   | 0011   | 0011   |
| 1010   | 1110 | 1110   | 1111   | 1.0000 | 1.0001 | 1.0010  | 1.0011 | 1.0100 | 1.0101 | 1.0110 |
|        | 1011 | 1011   | 1100   | 1.0011 | 1.0100 | 1.0101  | 1.0110 | 1.0111 | 1.1000 | 1.1001 |
| 8      | 1101 | 1101   | 0011   | 0011   | 0011   | 0011    | 0011   | 0011   | 0011   | 0011   |
| 1011   | 1110 | 1111   | 1.0000 | 1.0001 | 1.0010 | 1.0011  | 1.0100 | 1.0101 | 1.0110 | 1.0111 |
|        | 1011 | 1100   | 1.0011 | 1.0100 | 1.0101 | 1.0110  | 1.0111 | 1.1000 | 1.1001 | 1.1010 |
| 9      | 1101 | 0011   | 0011   | 0011   | 0011   | 0011    | 0011   | 0011   | 0011   | 0011   |
| 1100   | 1111 | 1.0000 | 1.0001 | 1.0010 | 1.0011 | 1.0100  | 1.0101 | 1.0110 | 1.0111 | 1.1000 |
| 1100   | 1100 | 1.0000 | 1.0100 | 1.0101 | 1.0110 | 1.0100  | 1.1000 | 1.1001 | 1.1010 | 1.1011 |
|        | 1100 | 1.0011 | 1.0100 | 1.0101 | 1.0110 | 1.0111  | 1.1000 | 1.1001 | 1.1010 | 1.1011 |

Строки и столбцы таблицы соответствуют десятичным числам от 0 до 9 Каждая клетка таблицы содержит:

- 1. корректирующую величину;
- 2. результат сложения соответствующих двоично-десятичных чисел по правилам двоичной арифметики;
- 3. корректный результат сложения.

Возможны следующие два случая сложения чисел в коде 8421+3:

1) 
$$a + b \le 9$$
;  $[(a + 3) + (b + 3)] \le 15$ .

Следовательно, в тетраде суммы будет лишних 6 единиц. Чтобы тетрада суммы осталась тоже с избытком 3, нужно вычесть 3.

То есть, коррекция **1101** вводится, если в результате сложения  $\Pi_i = 0$ ,  $\Pi_i$  – перенос в следующий десятичный разряд (тетраду)

При этом значение  $\Pi_i$  не изменяется в результате введения коррекции.

2) 
$$a + b \ge 10$$
;  $[(a + 3) + (b + 3)] \ge 16$ .

Здесь во всех случаях возникает шестнадцатеричный перенос, вместе с которым тетраду суммы покинут и шесть избыточных единиц, чтобы тетрада суммы осталась с избытком 3, надо добавить 3.

То есть, коррекция 0011 вводится, если в результате сложения  $\Pi_i = 1$ 

#### Примеры сложения:

1) Сложение двух положительных чисел в прямом коде без переполнения:

$$249 + 358 = 607$$

479 - 258 = 221

```
(+)0.0101.0111.1100
(+)0.0110.1000.1011
0.1100.0000.0111
1101.0011.0011
0.1001.0011.1010 = 607
```

2) Сложение положительного (прямой код) и отрицательного (обратный код) числа, ответ положительный:

 $\frac{0011.0011.0011}{10.0101.0101.0011}$  — коррекция

При сложении чисел в обратном коде "1" переноса из знакового разряда добавляется к младшему разряду результата:

3) Сложение положительного (прямой код) и отрицательного (обратный код) числа, ответ отрицательный:

$$235 - 647 = -412$$

```
(+)0.0101.0110.1000
(-)1.0110.1000.0101
1.1011.1110.1101
1101.1101.1101 — коррекция
1.1000.1011.1010 = 1.0111.0100.0101 = -412
```

4) Сложение двух отрицательных чисел в обратном коде:

$$-235 - 412 = -647$$

- (-)1.1010.1001.0111 (-)1.1000.1011.1010
- 11.0011.0101.0001

$$1.0011.0101.0010$$
 $0011.0011.0011$  — коррекция
 $1.0110.1000.0101 = 1.1001.0111.1010 = -647$ 

5) Переполнение при сложении двух положительных чисел:

$$759 + 878 = (1)637$$

- (+)0.1010.1000.1100
- (<u>+</u>)0.1011.1010.1011

1.0110.0011.0111

0011.0011.0011 – коррекция

1.1001.0110.1010 = -637

О переполнении говорит отрицательный результат при сложении двух положительных чисел

6) Переполнение при сложении двух отрицательных чисел в обратном коде:

$$-547 - 759 = -(1)306$$

- (-)1.0111.1000.0101
- (-)1.0101.0111.0011

10.1100.1111.1000

0.1100.1111.1001

1101.1101.1101 – коррекция

 $\overline{0.1001.1100.0110} = 0.0110.0011.1001 = 306$ 

О переполнении говорит положительный результат при сложении двух отрицательных чисел.

# Разработка функциональной схемы одноразрядного десятичного сумматора комбинационного типа

Обозначим одноразрядный двоичный сумматор за SM, входы и выходы SM обозначим на общей схеме:



Таблица истинности для функций S и P суммы и переноса в одноразрядном двоичном сумматоре

|   | F 1 |   |   |   |
|---|-----|---|---|---|
| A | b   | c | S | P |
| 0 | 0   | 0 | 0 | 0 |
| 0 | 0   | 1 | 1 | 0 |
| 0 | 1   | 0 | 1 | 0 |
| 0 | 1   | 1 | 0 | 1 |
| 1 | 0   | 0 | 1 | 0 |
| 1 | 0   | 1 | 0 | 1 |
| 1 | 1   | 0 | 0 | 1 |
| 1 | 1   | 1 | 1 | 1 |

Необходимо представить минимизированные функции P и S в базисе И-НЕ. Нанесем функции на диаграммы Вейча:



Таким образом:

$$P = ab + ac + bc$$

$$S = abc + a\overline{b}\overline{c} + \overline{a}\overline{b}c + \overline{a}b\overline{c}$$

Приведем функции к базису И-НЕ:

$$P = \overline{ab + ac + bc}$$

$$P = \overline{ab * \overline{ac} * \overline{bc}}$$

$$S = \overline{abc + a\overline{b}\overline{c} + \overline{a}\overline{b}c + \overline{a}b\overline{c}}$$

$$S = \overline{abc} * \overline{a}\overline{b}\overline{c} * \overline{a}\overline{b}c * \overline{a}b\overline{c}$$

Логическая схема одноразрядного десятичного сумматора комбинационного типа:



Проектирование одноразрядного десятичного сумматора в коде 8421+3 Схема одноразрядного десятичного сумматора (DC) с указанием входных и выходных данных:



В коде 8421+3 при сложении всегда вводится коррекция. Значение коррекционной величины зависит от наличия переноса в старший разряд (следующую тетраду).

Найдем зависимости значений разрядов двоичного числа от значения переноса:

| $\Pi_{ m i}$ | $\lambda_8$ | $\lambda_4$ | $\lambda_2$ | $\lambda_1$ |
|--------------|-------------|-------------|-------------|-------------|
| 0            | 1           | 1           | 0           | 1           |
| 1            | 0           | 0           | 1           | 1           |

 $\Pi_i$  – перенос в старшую тетраду

 $\lambda_n$  – двоичные разряды коррекции от старшего к младшему

Получаем: 
$$\lambda_1 = 1$$
,  $\lambda_2 = \Pi_i$ ,  $\lambda_4 = \lambda_8 = \overline{\Pi_i}$ 

Логическая схема одноразрядного десятичного сумматора:



На первом уровне — четыре последовательных двоичных сумматора. На вход каждого подаются соответствующие разряды слагаемых двоичных чисел и перенос из младшей тетрады (выход P предыдущего сумматора,  $\Pi_{i-1}$ ).

На втором уровне — также четыре последовательных двоичных сумматора. На вход каждого подается выход S соответствующего сумматора первого уровня и соответствующая функция  $\lambda_n$ : на первый — единица, на второй —  $\Pi_i$ , на последующие два —  $\overline{\Pi_i}$ 

# Разработка дополнительных схем для функционирования многоразрядного десятичного сумматора

Преобразователь прямого кода в обратный:



На вход:  $a_0$  — знак числа,  $\alpha_1$ ,  $\alpha_2$   $\alpha_4$ ,  $\alpha_8$  — разряды числа. На выходе:  $\alpha_1$ ',  $\alpha_2$ '  $\alpha_4$ ',  $\alpha_8$ ' — разряды числа в обратном коде. Составим таблицу истинности для преобразователя:

| $a_0$ | $\alpha_8$ | $\alpha_4$ | $\alpha_2$ | $\alpha_1$ | $\alpha_8$ ' | $\alpha_4$ | $\alpha_2$ ' | $\alpha_1$ ' |
|-------|------------|------------|------------|------------|--------------|------------|--------------|--------------|
| 0     | 0          | 0          | 0          | 0          | X            | X          | X            | X            |
| 0     | 0          | 0          | 0          | 1          | X            | X          | X            | X            |
| 0     | 0          | 0          | 1          | 0          | X            | X          | X            | X            |
| 0     | 0          | 0          | 1          | 1          | 0            | 0          | 1            | 1            |
| 0     | 0          | 1          | 0          | 0          | 0            | 1          | 0            | 0            |
| 0     | 0          | 1          | 0          | 1          | 0            | 1          | 0            | 1            |
| 0     | 0          | 1          | 1          | 0          | 0            | 1          | 1            | 0            |
| 0     | 0          | 1          | 1          | 1          | 0            | 1          | 1            | 1            |
| 0     | 1          | 0          | 0          | 0          | 1            | 0          | 0            | 0            |
| 0     | 1          | 0          | 0          | 1          | 1            | 0          | 0            | 1            |
| 0     | 1          | 0          | 1          | 0          | 1            | 0          | 1            | 0            |
| 0     | 1          | 0          | 1          | 1          | 1            | 0          | 1            | 1            |
| 0     | 1          | 1          | 0          | 0          | 1            | 1          | 0            | 0            |
| 0     | 1          | 1          | 0          | 1          | X            | X          | X            | X            |
| 0     | 1          | 1          | 1          | 0          | X            | X          | X            | X            |
| 0     | 1          | 1          | 1          | 1          | X            | X          | X            | X            |
| 1     | 0          | 0          | 0          | 0          | X            | X          | X            | X            |
| 1     | 0          | 0          | 0          | 1          | X            | X          | X            | X            |
| 1     | 0          | 0          | 1          | 0          | X            | X          | X            | X            |
| 1     | 0          | 0          | 1          | 1          | 1            | 1          | 0            | 0            |
| 1     | 0          | 1          | 0          | 0          | 1            | 0          | 1            | 1            |
| 1     | 0          | 1          | 0          | 1          | 1            | 0          | 1            | 0            |
| 1     | 0          | 1          | 1          | 0          | 1            | 0          | 0            | 1            |
| 1     | 0          | 1          | 1          | 1          | 1            | 0          | 0            | 0            |
| 1     | 1          | 0          | 0          | 0          | 0            | 1          | 1            | 1            |

| 1 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|
| 1 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 1 |
| 1 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 | 0 | 0 | 0 | 1 | 1 |
| 1 | 1 | 1 | 0 | 1 | X | X | X | X |
| 1 | 1 | 1 | 1 | 0 | X | X | X | X |
| 1 | 1 | 1 | 1 | 1 | X | X | X | X |

Рассмотрим  $\alpha_1$ ',  $\alpha_2$ '  $\alpha_4$ ',  $\alpha_8$ ' как как не полностью определенные переключательные функции, зависящие от 5 аргументов ( $a_0$ ,  $\alpha_1$ ,  $\alpha_2$   $\alpha_4$ ,  $\alpha_8$ )

Для построения схемы получим МДНФ всех переключательных функций с помощью диаграмм Вейча:

| 1) $\alpha_8$ |    |              |   |    |           |   |   |           |                 |
|---------------|----|--------------|---|----|-----------|---|---|-----------|-----------------|
|               |    | а            | 1 |    |           |   |   |           |                 |
|               | а  | 0            | a | :0 | a0        |   |   | <u>a0</u> |                 |
| -0            |    | X            | х | 1  |           |   | 1 | 1         | $\overline{a2}$ |
| a8            |    | x            | х | 1  |           | X | Х | 1         | -2              |
| -0            | 1  | 1            |   |    | Х         | 1 |   | x         | a2              |
| <u>a</u> 8    | х  | 1            |   | x  | х         | 1 |   | x         | $\overline{a2}$ |
|               | ~4 | <u>-4</u> a4 |   |    | <u>a4</u> |   | 4 |           |                 |

$$\alpha_8' = \underline{\underline{a_0}\overline{\alpha_8} + \overline{\alpha_0}a_8}$$

$$\alpha_8' = \underline{\overline{a_0}\overline{\alpha_8} + \overline{\alpha_0}a_8}$$

$$\alpha_8' = \overline{\overline{a_0}\overline{\alpha_8} * \overline{\overline{\alpha_0}}a_8}$$

2)  $\alpha_4$ 

|                |                 | а | 1 |           |           |   |                 |                 |                 |
|----------------|-----------------|---|---|-----------|-----------|---|-----------------|-----------------|-----------------|
|                | а               | 0 | a | <u>ι0</u> | a0        |   | $\overline{a0}$ |                 |                 |
| a.Q            | 1               | х | х |           | 1         |   | 1               |                 | $\overline{a2}$ |
| a8             | 1               | х | Х |           | 1         | х | Х               |                 | a2              |
| <del>a</del> 8 | 1               |   | 1 |           | Х         |   | 1               | X               | dZ              |
| ав             | х               |   | 1 | X         | х         |   | 1               | Х               | $\overline{a2}$ |
|                | $\overline{a4}$ | а | 4 |           | <u>a4</u> | а | 4               | $\overline{a4}$ |                 |

$$\alpha_8' = \underline{\underline{a_0}\overline{\alpha_4} + \overline{\alpha_0}a_4}$$

$$\alpha_8' = \underline{\overline{a_0}\overline{\alpha_4} + \overline{\alpha_0}a_4}$$

$$\alpha_8' = \overline{a_0}\overline{\alpha_4} * \overline{\overline{\alpha_0}a_4}$$

3) α<sub>2</sub>'

|                 |                 | а | 1               |   |           |   |                 |                 |                 |
|-----------------|-----------------|---|-----------------|---|-----------|---|-----------------|-----------------|-----------------|
|                 | а               | 0 | $\overline{a0}$ |   | a0        |   | $\overline{a0}$ |                 |                 |
| a8              | 1               | х | х               |   | 1         | 1 |                 |                 | $\overline{a2}$ |
| do              |                 | X | X               | 1 |           | x | X               | 1               | a2              |
| $\overline{a8}$ |                 |   | 1               | 1 | x         |   | 1               | х               | az              |
| ав              | х               | 1 |                 | X | х         | 1 |                 | х               | $\overline{a2}$ |
|                 | $\overline{a4}$ | а | 4               |   | <u>a4</u> | а | 4               | $\overline{a4}$ |                 |

$$\alpha_8' = \underline{\underline{a_0}\overline{\alpha_2} + \overline{\alpha_0}a_2}$$

$$\alpha_8' = \underline{\overline{a_0}\overline{\alpha_2} + \overline{\alpha_0}a_2}$$

$$\alpha_8' = \overline{a_0}\overline{\alpha_2} * \overline{\overline{\alpha_0}a_2}$$

4)  $\alpha_1$ 

| , 1        |           |   |   |           |           |    |    |                 |                 |
|------------|-----------|---|---|-----------|-----------|----|----|-----------------|-----------------|
|            |           | а | 1 |           |           |    |    |                 |                 |
|            | а         | 0 | ā | <u>a0</u> |           | a0 |    | $\overline{a0}$ |                 |
| a8         |           | X | X | 1         | 1         | 1  |    |                 | $\overline{a2}$ |
| do         |           | X | X | 1         | 1         | х  | х  |                 | 22              |
| <u>a</u> 8 |           |   | 1 | 1         | х         | 1  |    | x               | a2              |
| ав         | X         |   | 1 | X         | х         | 1  |    | X               | $\overline{a2}$ |
|            | <u>a4</u> | а | 4 |           | <u>a4</u> | a  | 14 | $\overline{a4}$ |                 |

$$\alpha_8' = \underline{\frac{a_0 \overline{\alpha_1} + \overline{\alpha_0} a_1}{\overline{a_0} \overline{\alpha_1} + \overline{\alpha_0} a_1}}$$

$$\alpha_8' = \underline{\overline{\frac{a_0 \overline{\alpha_1} + \overline{\alpha_0} a_1}{\overline{\alpha_0} \overline{\alpha_1}} * \overline{\alpha_0} a_1}}$$

По полученным аналитическим выражениям построим функциональную схему преобразователя:



### Фиксирование переполнения:



На вход:  $a_0,\,b_0$  — знаки слагаемых,  $c_0$  — знак результата. На выходе:  $\phi$  — знак переполнения.

# Переполнение наступает:

1) При сложении двух положительных величин результат получается отрицательным;

2) При сложении двух отрицательных величин результат получается положительным.

По правилам переполнения составим таблицу истинности для переключательной функции ф:

| $a_0$ | $b_0$ | $c_0$ | φ |
|-------|-------|-------|---|
| 0     | 0     | 0     | 0 |
| 0     | 0     | 1     | 1 |
| 0     | 1     | 0     | 0 |
| 0     | 1     | 1     | 0 |
| 1     | 0     | 0     | 0 |
| 1     | 0     | 1     | 0 |
| 1     | 1     | 0     | 1 |
| 1     | 1     | 1     | 0 |

Для построения схемы получим МДНФ переключательной функции с помощью диаграммы Вейча:



$$\varphi = \underbrace{\frac{a_0 b_0 \overline{c_0} + \overline{a_0} \overline{b_0} c_0}{\overline{a_0 b_0 \overline{c_0}} + \overline{a_0} \overline{b_0} c_0}}_{\varphi = \underbrace{\overline{a_0 b_0 \overline{c_0}} * \overline{a_0} \overline{b_0} c_0}_{\overline{a_0} \overline{b_0} \overline{c_0}}$$

По полученному выражению построим функциональную схему, фиксирующую переполнение:



Для получения знака результата можно использовать одноразрядный двоичный сумматор, так как сложения чисел в обратном коде гласит, что при выполнении операции знаковые разряды участвуют в сложении на ровне с остальными разрядами, и при этом учитывается перенос в знаковый разряд и перенос из знакового разряда

### Разработка функциональной схемы многоразрядного десятичного сумматора

Обозначим слагаемые, поступающие на вход сумматора:  $A=a_0a_1a_2a_3$ , где  $a_0$ — знак числа,  $a_i$ — десятичная цифра, которая представляется в двоично-десятичном коде следующим образом:  $a_i=\alpha_8^i\alpha_4^i\alpha_2^i\alpha_1^i$ ;  $B=b_0b_1b_2b_3$ , где  $b_0$ — знак числа,  $\beta_i=\beta_8^i\beta_4^i\beta_2^i\beta_1^i$ .

Результат от сложения обозначим:

 $C = c_0c_1c_2c_3$ , где  $c_0$  — знак числа,  $c_i = \gamma_8^i\gamma_4^i\gamma_2^i\gamma_1^i$ .  $\phi$  — функция переполнения разрядной сетки

Используя все полученные результаты, можно построить структурную схему трехразрядного десятичного сумматора:



На вход сумматора поступают два трехразрядных десятичных числа. Каждая тетрада этих чисел по отдельности проходит через преобразователь, и каждые две соответствующие тетрады обоих чисел поступают на входы одноразрядных десятичных сумматоров. Эти сумматоры соединены последовательно, аналогично соединению двоичных сумматоров. Кроме того, выход  $\Pi_i$  первого сумматора подводится на вход схемы, учитывающей знак суммы. Сигнал с входа P этой схемы подводится на вход первого одноразрядного десятичного сумматора  $\Pi_{i-1}$ . Этим достигается прибавление единицы к младшему разряду при сложении в обратном коде.

Получившиеся на выходах одноразрядных десятичных сумматоров значения пропускаются через преобразователи, и на их выходах получаются значащие разряды искомого числа (суммы). Знак суммы вырабатывается «схемой, учитывающей знак суммы» (SM). Знак суммы, а также знаки входных чисел, поступают на «схему, фиксирующую переполнение» (Пер).

## Разработка устройства управления для многоразрядного десятичного сумматора

Для правильного функционирования полученной схемы трехразрядного десятичного сумматора необходимо зафиксировать величины, которые участвуют в сложении, величину полученного результата и признаки результата. Это можно сделать, используя входные и выходные регистры и регистр признаков. Кроме регистров, необходимо устройство, которое будет синхронизировать работу этих регистров и осуществлять остановку после получения результата.

#### Регистры входа и выхода:

Регистры входов и выхода имеют одинаковую структуру и строятся на синхронных двухтактных J-K триггерах с асинхронными установочными входами R и S. Каждый регистр содержит по 13 триггеров (12 значащих двоичных разрядов и 1 знаковый).

На вход J триггера подается информационный бит. На вход K — инверсия информационного бита. При подаче единицы на вход J и нуля на вход K триггер устанавливается в единичное состояние. При подаче нуля на вход J и единицы на вход K триггер устанавливается в нулевое состояние. Такой принцип используется при проектировании триггеров в регистре признаков.

На синхровход C подается синхросигнал от распределителя сигналов (для регистров входов СИ1, для регистра выходов СИ2). По синхросигналу информация заносится в триггер.

На инверсный вход R подается сигнал НУ (начальная установка) для перевода триггера в нулевое состояние.

Получим функциональную схему регистров входа и выхода:



#### Регистр признаков:

Регистр признаков хранит информацию о результате работы устройства. Регистр состоит из 4 триггеров. Первый дает единицу, если результат отрицательный, второй — если положительный, третий — если равен нулю, четвертый — если произошло переполнение (при этом первые три триггера блокируются). Входными сигналами для первых двух триггеров является знак результата. Для триггера равенства результата нулю необходимый входной сигнал получается на комбинационной схеме, которая вырабатывает сигнал единицы, когда все

значащие разряды (двоичные) результата равны нулю. Входным сигналом четвертого триггера является сигнал с выхода схемы переполнения. Для блокировки первых трех триггеров в случае переполнения на входы Ј этих триггеров следует также подать инверсию сигнала со схемы, фиксирующей переполнение. На все четыре триггера на синхровходы С подается сигнал СИЗ от распределителя сигналов. На инверсные входы R подается сигнал НУ для перевода триггеров в начале выполнения операции в нулевое состояние.

Получим функциональную схему регистров входа и выхода:



#### Распределитель сигналов:

Распределитель сигналов имеет 4 выхода и предназначен для управления процессом работы устройства. Назначение сигналов, на каждом из четырех выходов распределителя:

- первая ветка: сигнал подается на синхровход С регистров входов, происходит занесение данных в регистры;
- вторая ветка: сигнал подается на синхровход С регистров выходов, происходит занесение данных в регистры;
- третья ветка: сигнал подается на синхровход С регистра признаков, происходит занесение флагов окончания процесса в регистр;
- четвертая ветка: сигнал подается на асинхронный вход R триггера пуска, происходит останов процесса.

Входными сигналами распределителя сигналов являются импульсы с генератора импульсов. Генератор вырабатывает импульсные сигналы длительностью 2 нсек со скважностью 1. Распределитель сигналов должен «выделить» из этой последовательности 4 сигнала с определенной временной задержкой между ними.

Для дальнейшего проектирования распределителя сигналов необходимо определить эти временные интервалы:  $T_1$  между  $CU_1$  и  $CU_2$ ,  $T_2$  между  $CU_3$  и  $CU_3$ ,  $T_3$  между  $CU_3$  и  $CU_4$ .

 $T_1$  характеризуется временем работы трехразрядного десятичного сумматора. Для определения этой величины необходимо определить задержки сигналов по каждой схеме, которая является составной частью сумматора:

Одноразрядный двоичный сумматор:

- задержка по цепи вход-выход Р: 2 нс;
- задержка по цепи вход-выход S: 3 нс.

Одноразрядный десятичный сумматор:

- задержка по цепи вход-выход Пі: 4P = 2\*4 = 8 нс;
- задержка по цепи вход-Fк:  $\Pi i + 1 \Pi \ni = 8 + 1 = 9$  нс;
- задержка по цепи вход-выход c8:  $\Pi i + 2P + S = 8 + 2*2 + 3 = 15$  нс.

Преобразователь: 3 нс

Схема, фиксирующая переполнение: 3 нс.

Рассчитаем задержку, проходя по наиболее длинному пути от входов к выходу устройства:  $\Pi p + 3\Pi i + P + c8 + \Pi p = 3 + 3*8 + 2 + 15 + 3 = 47$  нс. Так как  $T_1$  должен быть кратен периоду импульса (4 нс), то  $T_1 = 48$  нс. Тогда комбинация 0000 между сигналами 0001 и 0010 должна повторяться:  $T_1/4 - 1 = 48/4 - 1 = 11$  раз.

 $T_2$  определяется задержкой сигнала во входных цепях регистра признаков. Комбинационная схема на входе триггера, отвечающего за признак равенства нулю результата, имеет задержку 4 нс, поэтому  $T_2 = 4$  нс.  $T_3$  также равен 4 нс, так как сигнал останова СИ4 идет непосредственно за сигналом СИ3.

Таким образом, распределитель сигналов является генератором следующих четырехразрядных двоичных чисел:

0001, 0000 (11 pa3), 0010, 0100, 1000

Распределитель сигналов будет проектироваться на основе счётчика с пересчётом на 15 и комбинационной схемой на выходе. Для проектирования счётчика понадобиться 4 триггера.

#### Составим таблицу переходов:

|         | Тан     | ст п    |         |             | Тан         | Такт п      |             |          | Фуні         | кции     | Ī.         | Синхроимпульсы |     |     |     |
|---------|---------|---------|---------|-------------|-------------|-------------|-------------|----------|--------------|----------|------------|----------------|-----|-----|-----|
|         |         |         |         |             |             |             |             | перехода |              |          |            |                |     |     |     |
| $Q_4^n$ | $Q_3^n$ | $Q_2^n$ | $Q_1^n$ | $Q_4^{n+1}$ | $Q_3^{n+1}$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $F_4$    | $F_3$        | $F_2$    | $F_1$      | СИ4            | СИЗ | СИ2 | СИ1 |
| 0       | 0       | 0       | 0       | 0           | 0           | 0           | 1           | 0        | 0            | 0        |            | 0              | 0   | 0   | 1   |
| 0       | 0       | 0       | 1       | 0           | 0           | 1           | 0           | 0        | 0            |          | lacksquare | 0              | 0   | 0   | 0   |
| 0       | 0       | 1       | 0       | 0           | 0           | 1           | 1           | 0        | 0            | 1        |            | 0              | 0   | 0   | 0   |
| 0       | 0       | 1       | 1       | 0           | 1           | 0           | 0           | 0        |              | •        | <b>V</b>   | 0              | 0   | 0   | 0   |
| 0       | 1       | 0       | 0       | 0           | 1           | 0           | 1           | 0        | 1            | 0        |            | 0              | 0   | 0   | 0   |
| 0       | 1       | 0       | 1       | 0           | 1           | 1           | 0           | 0        | 1            |          | lacksquare | 0              | 0   | 0   | 0   |
| 0       | 1       | 1       | 0       | 0           | 1           | 1           | 1           | 0        | 1            | 1        |            | 0              | 0   | 0   | 0   |
| 0       | 1       | 1       | 1       | 1           | 0           | 0           | 0           |          | lacktriangle | •        | •          | 0              | 0   | 0   | 0   |
| 1       | 0       | 0       | 0       | 1           | 0           | 0           | 1           | 1        | 0            | 0        |            | 0              | 0   | 0   | 0   |
| 1       | 0       | 0       | 1       | 1           | 0           | 1           | 0           | 1        | 0            |          | lacksquare | 0              | 0   | 0   | 0   |
| 1       | 0       | 1       | 0       | 1           | 0           | 1           | 1           | 1        | 0            | 1        |            | 0              | 0   | 0   | 0   |
| 1       | 0       | 1       | 1       | 1           | 1           | 0           | 0           | 1        |              | •        | •          | 0              | 0   | 0   | 0   |
| 1       | 1       | 0       | 0       | 1           | 1           | 0           | 1           | 1        | 1            | 0        |            | 0              | 0   | 1   | 0   |
| 1       | 1       | 0       | 1       | 1           | 1           | 1           | 0           | 1        | 1            |          |            | 0              | 1   | 0   | 0   |
| 1       | 1       | 1       | 0       | 0           | 0           | 0           | 0           | <b>V</b> |              | <b>V</b> | 0          | 1              | 0   | 0   | 0   |

Данная таблица истинности работы распределителя сигналов объединяет в себе таблицу для проектирования счетчика с K=14 и таблицу для проектирования комбинационной схемы на выходе счетчика.

Счетчик строится на двухтактных синхронных J-K триггерах с асинхронными входами R и S. Для проектирования счетчика функции переходов F наносятся на диаграммы Вейча и по словарю переходов наносятся на другие диаграммы функции J и K. Тем самым можно по последним диаграммам получить переключательные функции в минимальной форме и по ним построить функциональную схему счетчика. Для проектирования комбинационных схем необходимо получить в минимальной форме функции СИ1, СИ2, СИ3 и СИ4,

аргументами которых являются выходные сигналы триггеров. Эта операция проводится также с использованием диаграмм Вейча.

### Словарь переходов:

| F        | J | K |
|----------|---|---|
| 0        | 0 | X |
| 1        | X | 0 |
| <b>A</b> | 1 | X |
| ▼        | X | 1 |

Нанесем на диаграммы поочередно функции переходов и входные сигналы триггеров:

1)  $F_4$ :

| 1 / 1 4 ·       |                 |   | ı        |                 |                 |
|-----------------|-----------------|---|----------|-----------------|-----------------|
|                 | C               | 4 | (        | <del>24</del>   |                 |
| Q3              | 1               | ▼ |          |                 | $\overline{Q1}$ |
| ŲS              | 1               | X | <b>A</b> |                 | Q1              |
| $\overline{Q3}$ | 1               | 1 |          |                 | ζı              |
| ŲS              | 1               | 1 |          |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | (2       | $\overline{Q2}$ |                 |

**J**<sub>4</sub>:

|                 | O               | 4 |    | $\overline{Q4}$ |                 |
|-----------------|-----------------|---|----|-----------------|-----------------|
| Q3              | Х               | х |    |                 | $\overline{Q1}$ |
| <b>Q</b> 3      | X               | x | 1  |                 | Q1              |
| $\overline{Q3}$ | X               | X |    |                 | QΊ              |
| ŲS              | Х               | X |    |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | 12 | Q2              |                 |

$$J_4 = Q_3 Q_2 Q_1$$

K<sub>4</sub>:

| 114.            |                 |    |    |                 |                 |
|-----------------|-----------------|----|----|-----------------|-----------------|
|                 | Q               | (4 | Ī  | <del>Q4</del>   |                 |
| Q3              |                 | 1  | Х  | х               | $\overline{Q1}$ |
| <u> </u>        |                 | х  | Х  | х               | Q1              |
| $\overline{Q3}$ |                 |    | X  | X               | QΙ              |
| Ų3              |                 |    | X  | X               | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C  | Q2 | $\overline{Q2}$ |                 |

$$K_4 = Q_3 Q_2$$

2)  $F_3$ :

| , 3             |                 |          |          |                 |                 |
|-----------------|-----------------|----------|----------|-----------------|-----------------|
|                 | Q               | 4        |          | <del>Q4</del>   |                 |
| 02              | 1               | ▼        | 1        | 1               | $\overline{Q1}$ |
| Q3              | 1               | X        | ▼        | 1               | Q1              |
| $\overline{Q3}$ |                 | <b>A</b> | <b>A</b> |                 | ď               |
| Ų3              |                 |          |          |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C        | 12       | $\overline{Q2}$ |                 |

**J**<sub>3</sub>:

|                 | Q               | 4 | ( | <del>24</del>   |                 |
|-----------------|-----------------|---|---|-----------------|-----------------|
| Q3              | X               | Х | X | X               | $\overline{Q1}$ |
| Q3              | X               | Х | Х | Х               | Q1              |
| $\overline{Q3}$ |                 | 1 | 1 |                 | ď               |
| Ų3              |                 |   |   |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | 2 | $\overline{Q2}$ |                 |

$$J_3 = Q_2 Q_1$$

K<sub>3</sub>:

|                 | Q               | 4 |   | $\overline{Q4}$ |                 |
|-----------------|-----------------|---|---|-----------------|-----------------|
| Q3              |                 | 1 |   |                 | $\overline{Q1}$ |
| Ų3              |                 | х | 1 |                 | Q1              |
| $\overline{Q3}$ | Х               | Х | Х | Х               | Qı              |
| Ų3              | Х               | Х | Х | X               | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | 2 | $\overline{Q2}$ |                 |

$$K_{3} = \frac{Q_{2}Q_{1} + Q_{4}Q_{2}}{\overline{Q_{2}Q_{1} + Q_{4}Q_{2}}}$$

$$K_{3} = \overline{\overline{Q_{2}Q_{1} * \overline{Q_{4}Q_{2}}}}$$

3) *F*<sub>2</sub>:

| - / <u>Z</u> ·  |                 |    |    |                 |                 |
|-----------------|-----------------|----|----|-----------------|-----------------|
|                 | Q               | (4 |    | $\overline{Q4}$ |                 |
| Q3              |                 | ▼  | 1  |                 | $\overline{Q1}$ |
| ŲЗ              | <b>A</b>        | X  | ▼  | <b>A</b>        | 01              |
| $\overline{Q3}$ | <b>A</b>        | ▼  | ▼  | <b>A</b>        | Q1              |
| Ųs              |                 | 1  | 1  |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C  | Q2 | Q2              |                 |

 $J_2$ :

| , ,             |                 |            |   | <u>.                                      </u> |                 |
|-----------------|-----------------|------------|---|------------------------------------------------|-----------------|
|                 | O               | <u>(</u> 4 |   | $\overline{Q4}$                                |                 |
| Ω2              |                 | X          | X |                                                | $\overline{Q1}$ |
| Q3              | 1               | х          | x | 1                                              | Q1              |
| $\overline{Q3}$ | 1               | х          | X | 1                                              | ŲΙ              |
| Ųs              |                 | X          | X |                                                | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | Q          | 2 | $\overline{Q2}$                                |                 |

$$J_2=Q_1$$

*K*<sub>2</sub>:

| 2.              | Q4              |   | $\overline{Q4}$ |                 |                 |
|-----------------|-----------------|---|-----------------|-----------------|-----------------|
| 02              | x               | 1 |                 | x               | $\overline{Q1}$ |
| Q3              | х               | х | 1               | х               | Q1              |
| $\overline{Q3}$ | х               | 1 | 1               | х               | ŲΙ              |
| Ųs              | X               |   |                 | X               | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | (2              | $\overline{Q2}$ |                 |

$$K_{2} = \underbrace{\frac{Q_{1} + Q_{4}Q_{3}}{Q_{1} + Q_{4}Q_{3}}}_{K_{2} = \underbrace{\frac{Q_{1} + Q_{4}Q_{3}}{Q_{1} * Q_{4}Q_{3}}}$$

4)  $F_1$ :

| , 1             | O               | 4        |          | $\overline{Q4}$ |                 |
|-----------------|-----------------|----------|----------|-----------------|-----------------|
| Q3              | <b>A</b>        |          | <b>A</b> | <b>A</b>        | $\overline{Q1}$ |
| Q3              | ▼               | X        | ▼        | ▼               | Q1              |
| $\overline{Q3}$ | ▼               | ▼        | ▼        | ▼               |                 |
| ŲS              | <b>A</b>        | <b>A</b> | <b>A</b> | <b>A</b>        | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C        | (2       | Q2              |                 |

 $J_1$ :

| 11.             |                 |   | _  |    |                 |
|-----------------|-----------------|---|----|----|-----------------|
|                 | Q               | 4 | (  | Q4 |                 |
| Q3              | 1               |   | 1  | 1  | $\overline{Q1}$ |
| <b>Q</b> 3      | х               | х | х  | х  | Q1              |
| $\overline{Q3}$ | Х               | Х | Х  | Х  | QI              |
| ŲS              | 1               | 1 | 1  | 1  | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | C | 12 | Q2 | Ĭ               |

$$J_1 = \frac{\overline{Q_4} + \overline{Q_3} + \overline{Q_2}}{\overline{Q_4} + \overline{Q_3} + \overline{Q_2}}$$
$$J_1 = \frac{\overline{Q_4} + \overline{Q_3} + \overline{Q_2}}{\overline{Q_4} + \overline{Q_3} + \overline{Q_2}}$$

$$J_1 = \frac{\overline{\overline{Q_4}} * \overline{\overline{Q_3}}}{\overline{Q_4}} * \overline{\overline{Q_2}}$$

$$J_1 = \overline{Q_4 Q_3 Q_2}$$

 $K_1$ :

| 1.             |                 |   |    |                 |                 |
|----------------|-----------------|---|----|-----------------|-----------------|
|                | Q               | 4 |    | Q4              |                 |
| Q3             | X               | x | X  | X               | $\overline{Q1}$ |
| Ųз             | 1               | X | 1  | 1               | Q1              |
| 02             | 1               | 1 | 1  | 1               | ŲΙ              |
| <del>Q</del> 3 | Х               | X | X  | X               | $\overline{Q1}$ |
|                | $\overline{Q2}$ | Q | (2 | $\overline{Q2}$ |                 |

 $K_1 = 1$  Теперь нанесём на диаграммы значения переключательных функций СИ1, СИ2, СИ3 и СИ4 и получим логические уравнения для проектирования комбинационной схемы:

## 1) СИ4:

| 1) Cr14.        |                 |    |                 |                 |                 |
|-----------------|-----------------|----|-----------------|-----------------|-----------------|
|                 | Q4              |    | $\overline{Q4}$ |                 |                 |
| Q3              |                 | 1  |                 |                 | $\overline{Q1}$ |
|                 |                 | x  |                 |                 | Q1              |
| $\overline{Q3}$ |                 |    |                 |                 |                 |
| 4.5             |                 |    |                 |                 | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | Q2 |                 | $\overline{Q2}$ |                 |

СИ4 = 
$$Q_4Q_3Q_2$$

# 2) СИ3:



CИЗ = 
$$Q_4Q_3Q_1$$

3) СИ2:

|                 | Q4              |   | $\overline{Q4}$ |    |                 |
|-----------------|-----------------|---|-----------------|----|-----------------|
| Q3              | 1               |   |                 |    | $\overline{Q1}$ |
| Ų3              |                 | X |                 |    | Q1              |
| $\overline{Q3}$ |                 |   |                 |    |                 |
| 40              |                 |   |                 |    | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | O | 2               | Q2 |                 |

$$\mathrm{CH2} = Q_4 * Q_3 * \overline{Q_2} * \overline{Q}_1$$

4) СИ1:

| ., 01111        |                 |            |   |               |                 |
|-----------------|-----------------|------------|---|---------------|-----------------|
|                 | C               | <u>(</u> 4 | Ī | <del>24</del> |                 |
| Q3              |                 |            |   |               | $\overline{Q1}$ |
|                 |                 | X          |   |               | Q1              |
| $\overline{Q3}$ |                 |            |   |               |                 |
| ŲS              |                 |            |   | 1             | $\overline{Q1}$ |
|                 | $\overline{Q2}$ | 0          | 2 | Q2            |                 |

$$\mathrm{CH2} = \overline{Q}_4 * \overline{Q}_3 * \overline{Q}_2 * \overline{Q}_1$$

По всем полученным логическим уравнения можно построить функциональную схему распределителя сигналов:



# Общая структура схемы многоразрядного десятичного сумматора комбинационного типа с устройством управления

Общая структура 3-хразрядного десятичного сумматора с устройством управления:



По сигналу НУ триггеры регистров и распределителя сигналов устанавливаются в состояние "0". По сигналу «Пуск» триггер пуска устанавливается в состояние "1" и импульсы с ГИ (генератор импульсов) поступают на распределитель сигналов. Распределитель сигналов вырабатывает управляющие сигналы СИ1, СИ2, СИ3 и СИ4. Сигнал СИ4 устанавливает триггер пуска в состояние "0" и отключает тем самым ГИ от распределителя сигналов

#### Выводы по работе

В ходе домашней работы был разработан десятичный трехразрядный сумматор комбинационного типа по следующим исходным данным:

- Двоично-десятичный код: 8421+3;
- Базис логических элементов: И-НЕ;
- Критерий оптимальности: минимальная задержка в проектируемых схемах;
- Триггер для схем управления: двухтактный синхронный ЈК-триггер;
- Время задержки в каждом ЛЭ: 1 нс;
- Характеристики управляющих сигналов: длительность импульса 2 нс, скважность 1.

Таким образом, в ходе выполнения данной работы были закреплены теоретические знания и практические навыки по проектированию комбинационных логических схем, такие как минимизация логических функций методом диаграмм Вейча с учетом интересующего базиса ЛЭ, проектирование счетчика с комбинационной схемой на выходе и другие.